National Repository of Grey Literature 4 records found  Search took 0.02 seconds. 
High-Level Synthesis of Digital Circuits
Jendrušák, Ján ; Fujcik, Lukáš (referee) ; Dvořák, Vojtěch (advisor)
This thesis deals with practical test of high-level synthesis as a digital circuits design method and its current progress in creating RTL models. At first main tasks of HLS will be described together with C++ library of classes called SystemC, which implements hardware constructs, notion of time and hardware datatypes with arbitrary bit width. After that thesis focuses on discrete Fourier transform and its fast form of computation – fast Fourier transform. In the practical part of thesis reference FFT model is written in C++ language, which is later edited appropriately a synthesized with Stratus High-Level Synthesis tool into several hardware architectures.
Radar Signal Processing for Radio Altimeter
Krasňanský, Milan ; Maršík, Lukáš (referee) ; Zemčík, Pavel (advisor)
Táto diplomová práca sa zaoberá návrhom a implementáciou algoritmu pre spracovaniu signálu z radaru využívajúceho frekvenčne modulovanú kontinuálnu vlnu. Cieľom je implementácia algoritmu, ktorý by bol dostatočne rýchly (výpočet v reálnom čase na cieľovej platforme) a dostatočne presný pre použitie v rádiovýškomere v ľahkom lietadle so zameraním na použitie počas pristávacieho manévru. Hlavnou metódou spracovania signálu, použitou v implementácii, je Diskrétna Fourierova transformácia. Vytvorený algoritmus bol otestovaný na reálnych letových dátach a pre pristávací manéver dosiahol uspokojivé výsledky.
Radar Signal Processing for Radio Altimeter
Krasňanský, Milan ; Maršík, Lukáš (referee) ; Zemčík, Pavel (advisor)
Táto diplomová práca sa zaoberá návrhom a implementáciou algoritmu pre spracovaniu signálu z radaru využívajúceho frekvenčne modulovanú kontinuálnu vlnu. Cieľom je implementácia algoritmu, ktorý by bol dostatočne rýchly (výpočet v reálnom čase na cieľovej platforme) a dostatočne presný pre použitie v rádiovýškomere v ľahkom lietadle so zameraním na použitie počas pristávacieho manévru. Hlavnou metódou spracovania signálu, použitou v implementácii, je Diskrétna Fourierova transformácia. Vytvorený algoritmus bol otestovaný na reálnych letových dátach a pre pristávací manéver dosiahol uspokojivé výsledky.
High-Level Synthesis of Digital Circuits
Jendrušák, Ján ; Fujcik, Lukáš (referee) ; Dvořák, Vojtěch (advisor)
This thesis deals with practical test of high-level synthesis as a digital circuits design method and its current progress in creating RTL models. At first main tasks of HLS will be described together with C++ library of classes called SystemC, which implements hardware constructs, notion of time and hardware datatypes with arbitrary bit width. After that thesis focuses on discrete Fourier transform and its fast form of computation – fast Fourier transform. In the practical part of thesis reference FFT model is written in C++ language, which is later edited appropriately a synthesized with Stratus High-Level Synthesis tool into several hardware architectures.

Interested in being notified about new results for this query?
Subscribe to the RSS feed.