Original title:
Signálový a datový logger
Translated title:
Signal and data logger
Authors:
Borsányi, Tamás ; Vyskočil, Pavel (referee) ; Kolouch, Jaromír (advisor) Document type: Master’s theses
Year:
2014
Language:
slo Publisher:
Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií Abstract:
[slo][eng]
Cieľom tohto projektu je navrhnúť signálový a dátový logger, ktorý dokáže zachytávať analógové aj digitálne signály, s veľmi dlhou dobou záznamu. Prístroj podporuje viackanálové komplexné spúšťacie podmienky, real-time osciloskop mód, ako je režim offline analýzy predošle navzorkovaných dát. Tento projekt obsahuje podrobnú analýzu problematiky, popis hardwarových a softwarových riešení a použitých metód. Na záver práca obsahuje skúšobne testy a merania. Toto zariadenie nájde svoje využitie hlavne pri hardwarovom ladení mikroprocesorových aplikácií.
The goal of this project is to design a signal and data logger, which captures analog and digital signals with very long record time. The device supports multichannel complex triggering, a real-time oscilloscope-like mode and an offline mode for analyzing of previously sampled data. This project contains detailed analysis of the topic, description of hardware and software solutions and used methods. The thesis also contains verification tests and measurements. This device will be mainly used for hardware debugging of microprocessor based applications.
Keywords:
ADC; analog; digital; FPGA; logger; RAM; trigger; USB; VHDL
Institution: Brno University of Technology
(web)
Document availability information: Fulltext is available in the Brno University of Technology Digital Library. Original record: http://hdl.handle.net/11012/31640