Název:
Implementace modulární aritmetiky do obvodů FPGA a ASIC
Překlad názvu:
Implementation of modular arithmetic in FPGAs and ASICs
Autoři:
Sýkora, Michal ; Bohrn, Marek (oponent) ; Dvořák, Vojtěch (vedoucí práce) Typ dokumentu: Bakalářské práce
Rok:
2015
Jazyk:
cze
Nakladatel: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií
Abstrakt: [cze][eng]
Táto práca sa zaoberá analýzou, návrhom a implementáciou modulárnej aritmetiky do obvodov FPGA a ASIC. Jej hlavným cieľom je vytvoriť knižnicu syntetizovateľných funkcií v jazyku C++/SystemC pre operácie v modulárnej aritmetike s využitím Montgomeryho redukcie a porovnať výsledky implementácie s klasickými algoritmami.
This thesis is focused on analysis, design and implementation of modular arithmetic in FPGAs and ASICs. Its main objective is to create a C++/SystemC library, that contains synthesizable functions for operations with Montgomery reduction in modular arithmetic. Results of the implementation of Montgomery reduction are compared with results of classic algorithms for modular arithmetic.
Klíčová slova:
ASIC; FPGA; Modulárna aritmetika; Modulárne násobenie; Montgomeryho redukcia; SystemC; ASIC; FPGA; Modular arithmetic; Modular multiplication; Montgomery reduction; SystemC
Instituce: Vysoké učení technické v Brně
(web)
Informace o dostupnosti dokumentu:
Plný text je dostupný v Digitální knihovně VUT. Původní záznam: http://hdl.handle.net/11012/41548