National Repository of Grey Literature 23 records found  1 - 10nextend  jump to record: Search took 0.00 seconds. 
Effect of PWM control of a Laser Diode on Its Characteristics
Folta, Lukáš ; Ing. Jan Látal, Ph.D. (VŠB-TUO) (referee) ; Šťáva, Martin (advisor)
This bachelor's thesis deals with the measurement of the characteristics of two semiconductor laser diodes (LD) and its automation. The effect of current control method and LD temperature is compared here. The first chapter is devoted to the theoretical basis of the sub-areas of the experiments, a literature review dealing with laser control using pulse width modulation (PWM) is carried out, and the method of realization of the measured experiments is presented. The second chapter first defines the methods of recalculating the measured data and determines their uncertainties. The following are three subsections presenting the results of individual experiments. The first experiment deals with continuous control and the other two deal with pulse control, one using a commercially available laser driver and the other using a switch designed primarily for this work. The conclusion of the work contains a comparison of the measured results, evaluates their usability and suggests possible extensions of this work.
Design and Development of a Hardware Accelerator of Demanding Computations with Multiple FPGAs
Zach, Petr ; Levek, Vladimír (referee) ; Šťáva, Martin (advisor)
This master's thesis focuses on the design and development of a printed circuit board with multiple FPGA connected by a high-speed bus. The goal of the project is to design and develop a board that will be able to accelerate calculations of demanding algorithms in various applications such as image processing, machine learning, cryptography, and other algorithms from the field of digital signal processing. The first chapter introduces the field of hardware acceleration, focusing on the characteristics of chips used in this field and comparing them. The second chapter examines the possibilities of hardware accelerators on the market. The third chapter describes the conceptual design of a custom hardware accelerator. First, the conceptual design is introduced, explaining the structure of the device. Subsequently, the design of the prototype of this device and its implementation on a PCB are described in detail.
Universal audio interface for autonomous use
Trojak, Ondřej ; Šťáva, Martin (referee) ; Levek, Vladimír (advisor)
This text analyses the current situation within the audio signal work field and the appropriate ways of connecting electronic networks for processing blocks. The thesis deals with circuit design, firmware programming and physical realization of a subsequently measured autonomous battery-powered interface which provides volume control of input signals and conversion of different types of connectors and signal lines, consuming low power and adding low noise. The device is also equipped with a phantom power supply for condenser microphones. The control consists of a set of buttons, a rotary encoder and a display unit.
A Design and Development of a Universal Power Supply for Laptops in Contemporary Motor Vehicles
Cagáň, Adam ; Levek, Vladimír (referee) ; Šťáva, Martin (advisor)
This thesis deals with design of DC power supply with adjustable output voltage in range of 15 to 30 V, working in buck-boost topology. Thesis explains selection of buck-boost controller integrated circuit and calculation of values of external components. Designed converter is supplied with overvoltage, overcurrent, and reverse voltage protection circuit. Final circuit is equipped with microcontroller, display, and rotary encoder, which make it easily operable. Further, there are compared parameters of the device achieved in simulation and in practice.
Air Traffic Simulation with HackRF One
Mikan, Lukáš ; Dvořák, Vojtěch (referee) ; Šťáva, Martin (advisor)
Práce se zabývá problematikou simulace letového provozu v kontextu multilateračního přehledového systému. Technika multilaterace počítá polohu letounu coby průsečík hyperboloidů na základě rozdílů v čase příchodu zpráv z palubního transpondéru na různé pozice přijímacích antén. Při nahrazení každé antény SDR modulem lze vzdušný provoz nasimulovat pomocí umělých ADS-B zpráv, které jsou ve správných časech přivedeny do jednotlivých anténních vstupů. V této práci je použito SDR HackRF One, jehož hardware i firmware byl modifikován pro dosažení úzce synchronizovaného vysílání z potenciálně libovolného počtu propojených HackRF jednotek. Zde popsané úpravy zajišťují shodný kmitočet i fázi vzorkovacího hodinového signálu na všech HackRF, stejně jako současné spuštění přenosu. Ve druhé části práce je představeno algoritmické řešení umožňující sestavit fiktivní vzdušný scénář s libovolným počtem letů i přijímacích antén. Výstupem je sada datových streamů vhodná pro vyslání skrz synchronizovaná HackRF. Každý stream odpovídá specifické poloze antény v krajině a obsahuje přesně načasované zprávy standardu ADS-B, zakódovány pulzně-poziční modulací a převedeny na IQ vzorky. Celý systém umožňuje testovat správnou funkci reálného multilateračního sledovače, jako je například produkt MSS od firmy ERA, a.s.
Semi-automated Design of High-performance Digital Circuits with Xilinx FPGAs
Houška, David ; Dvořák, Vojtěch (referee) ; Šťáva, Martin (advisor)
Tato diplomová práce se zabývá návrhem sekvenčních digitálních obvodů s ohledem na optimalizaci zpoždění. V práci je popsána problematika dvou technik, které jsou běžně používané při optimalizaci – stručně je popsána technika tzv. synchronizace registrů (angl. retiming), větší pozornost je však věnována technice tzv. zřetězení (angl. pipelining). V rámci praktické části byla vypracována forma abstrakce sekvenčních digitálních obvodů pomocí acyklických orientovaných grafů. Obvod je tak přenesen do roviny, ve které je jednodušší jej transformovat. Zároveň je představen nástroj pro polo-automatickou optimalizaci digitálních obvodů vyvíjených v prostředí Xilinx ISE Design Suite využitím techniky zřetězení.
A Design and Development of a Power Supply for Laptops in Ordinary Motor Vehicles
Urban, Michal ; Levek, Vladimír (referee) ; Šťáva, Martin (advisor)
Cílem této práce je navrhnout a sestavit napájecí zdroj pro notebooky různých výrobců pro použití v osobních a nákladních automobilech a na motocyklech s výstupním výkonem až 120W. Výsledný zdroj obsahuje USB-C konektor pro podporu napájení notebooků a chytrých zařízení s podporou Power Delivery, dále USB-A konektor s podporou Quick Charge 3.0 a také 12V automobilovou zásuvku pro možnost připojení dalšího automobilového příslušenství. Napájecí zdroj dále disponuje ochranou proti přepětí a přepólování vstupního napětí a také ochranou proti přetížení jednotlivých výstupů. Součástí zařízení je také LED displej, který uživateli umožňuje pomocí vstupního rozhraní jednoduše nastavit výstupní napětí pro notebook a sledovat aktuální hodnoty všech výstupů. Pro nastavování výstupu, indikaci a ochrany je použit mikrokontroler Arduino Nano.
Low-power Security System of the Electricity-free Cellars
Klimeš, Martin ; Levek, Vladimír (referee) ; Šťáva, Martin (advisor)
The work deals with the available options of security devices for basements, design and implementation of its own security system. An FPGA chip from Xilinx called XC3S50A was used as a device control. The device contains two motion sensors and a door passage sensor. There are two ways to report a breach. One way is the sound signaling by means of a siren and the other is the notification to the mobile phone by means of the GSM network.
High level synthesis in network applications described using P4 language
Panák, Petr ; Šťáva, Martin (referee) ; Fujcik, Lukáš (advisor)
High-level synthesis is a compelling method of designing a digital circuit. High abstraction and faster verification are advantages which aren't pressent in Register Transfer Level designing. That guarantees faster designing with lower development costs. This bachelor thesis deals with a digital design of actions, extern blocks and MI32 interface access. Each component design is described using C/C++ programming language and synthesised with Intel HLS compiler.
A Digital Network-on-chip Architecture Model for Diagnostics
Valachovič, Marek ; Bohrn, Marek (referee) ; Šťáva, Martin (advisor)
Due to increasing integration on the chip, bus structure for on-chip comunication is less and less advantageous. For this reason, Network on Chip (NoC) was created as a solution to this problém. In this work, the basic blocks of the NoC architecture are described. The model of this architecture called Nonfire is described in detail, both function blocks, from which the router is created, and the network Interface Connecting this router with the Processing Element.

National Repository of Grey Literature : 23 records found   1 - 10nextend  jump to record:
See also: similar author names
2 ŠŤÁVA, Miloš
Interested in being notified about new results for this query?
Subscribe to the RSS feed.