Národní úložiště šedé literatury Nalezeno 4 záznamů.  Hledání trvalo 0.01 vteřin. 
Adaptivní rozdělovač datového toku
Kazelle, Kamil ; Tošovský, Petr (oponent) ; Kubíček, Michal (vedoucí práce)
Tato diplomová práce se zabývá návrhem algoritmů pro použití sériového rozhraní SGMII (serial gigabit multimedia independent interface) v adaptivním rozdělovači datového toku rámců pro sítě Gigabit Ethernet standard 1000Base-T a následnou implementací algoritmů do obvodu FPGA.
Stereofonní audio výkonový zesilovač ve třídě D
Kazelle, Kamil ; Dostál, Tomáš (oponent) ; Brančík, Lubomír (vedoucí práce)
Obsahem práce je návrh a realizace stereofonního audio výkonového zesilovače ve třídě D o výstupním výkonu 2x20W. Práce zahrnuje i návrh a realizaci předzesilovač a napájecí jednotku. Samotná práce je pak rozdělena do čtyř bloků. V prvním bloku je shrnuta teorie problematiky zesilovačů ve třídě D, v druhém jsou pak rozebrány navržené obvody, v třetím bloku jsou prezentovány výsledky simulací v programu PSpice a v posledním čtvrtém bloku je popsána realizace obvodů a prezentace naměřených hodnot.
Stereofonní audio výkonový zesilovač ve třídě D
Kazelle, Kamil ; Dostál, Tomáš (oponent) ; Brančík, Lubomír (vedoucí práce)
Obsahem práce je návrh a realizace stereofonního audio výkonového zesilovače ve třídě D o výstupním výkonu 2x20W. Práce zahrnuje i návrh a realizaci předzesilovač a napájecí jednotku. Samotná práce je pak rozdělena do čtyř bloků. V prvním bloku je shrnuta teorie problematiky zesilovačů ve třídě D, v druhém jsou pak rozebrány navržené obvody, v třetím bloku jsou prezentovány výsledky simulací v programu PSpice a v posledním čtvrtém bloku je popsána realizace obvodů a prezentace naměřených hodnot.
Adaptivní rozdělovač datového toku
Kazelle, Kamil ; Tošovský, Petr (oponent) ; Kubíček, Michal (vedoucí práce)
Tato diplomová práce se zabývá návrhem algoritmů pro použití sériového rozhraní SGMII (serial gigabit multimedia independent interface) v adaptivním rozdělovači datového toku rámců pro sítě Gigabit Ethernet standard 1000Base-T a následnou implementací algoritmů do obvodu FPGA.

Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.