Národní úložiště šedé literatury Nalezeno 71 záznamů.  1 - 10dalšíkonec  přejít na záznam: Hledání trvalo 0.01 vteřin. 
Nová metoda zpracování signálů ze snímače absolutní pozice
Dvořák, Vojtěch ; Husák, Miroslav (oponent) ; Maschke, Jan (oponent) ; Fujcik, Lukáš (vedoucí práce)
Práce je věnována vývoji a implementaci nové metody výpočtu pozice ze signálů snímače absolutní pozice Vernierova typu. Nová metoda byla vyvinuta pro zvýšení spolehlivosti určení pozice v aplikacích, kdy se vlastnosti snímače pozice mění vlivem okolního prostředí či stárnutím v průběhu života. V první části textu práce jsou představeny doposud využívané metody výpočtu pozice a identifikovány jejich limity, především vzhledem ke změně charakteristik snímače. Následně je odvozena nová metoda, detailně analyzována z hlediska robustnosti a přesnosti výpočtu pozice a představena referenční implementace do cílového obvodu FPGA. V závěru práce jsou uvedeny testy, které byly provedeny pro ověření funkčnosti a vlastností nové metody ve vzorové aplikaci, kde tato metoda našla své uplatnění.
Controller for chemical device
Janek, Jakub ; Pavlík, Michal (oponent) ; Fujcik, Lukáš (vedoucí práce)
This thesis focuses on the theoretical analysis of measuring physical quantities using sensors and the design of a measurement unit for physical quantity measurements. It also addresses the hardware design of a measurement station, communication with the user interface, and data visualization in a web environment.
Verifikace integrovaného obvodu s procesorem ARM Cortex M0/M0+
Gumenyuk, Artem ; Dvořák, Vojtěch (oponent) ; Fujcik, Lukáš (vedoucí práce)
Práce se zabývá teorií činnosti procesoru ARM Cortex-M0/M0+ a analyzuje možnosti návrhu verifikačních komponent. Popisuje návrh a realizaci verifikačních komponent pro monitorování správné činnosti systému s procesorem ARM-CortexM0/M0+ a zobrazení důležitých údajů po celou dobu běhu simulace. Potom demonstruje výstupy komponent na sestaveném referenčním návrhu.
Implementace vzdáleného terminálu na sběrnici Milbus
Čechura, Petr ; Fujcik, Lukáš (oponent) ; Dvořák, Vojtěch (vedoucí práce)
Tato bakalářská práce se zabývá komunikační sběrnicí Milbus a návrhem vzdáleného terminálu do obvodu FPGA na hradlové úrovni pomocí jazyka VHDL. První kapitola se věnuje standardu MIL-STD-1553B – rozebírá funkcionality, které sběrnice obsahuje, odkrývá pravidla komunikace a možná omezení. Druhá kapitola seznamuje čtenáře se standardem ECSS-E-ST-50-13C, popisující použití sběrnice ve vesmírných technologiích, nebo obecně robustních, komplexních systémech, kde je vyžadováno efektivní řízení komunikace. V poslední (praktické) části je na základě poznatků z předchozích kapitol vytvořena architektura vzdáleného terminálu s cílem poskytnout základní funkce (příjem a odesílání dat). Na základě stanovených požadavků je architektura verifikována a v závěru je provedena syntéza do obvodu FPGA Spartan3, model XC3S50.
Data protection in SRAM type memory with error correction code
Záhora, Jakub ; Fujcik, Lukáš (oponent) ; Dvořák, Vojtěch (vedoucí práce)
The thesis contains basic concepts necessary for understanding the theory of coding. It then explains the parameters that will be monitored for the described codes. Based on the criteria, it selects the BCH code and the Extended Hamming Code, as appropriate, and further compares their properties to select a more efficient code from this pair. As a result of the comparison, it selects the Extended Hamming Code as more suitable for the subsequent design of the program. The code design procedures, tests that verify the functionality of the code, and the resources used for the Spartan-3 circuit to implement the code for the Spartan-3 circuit are then shown.
Návrh aritmetické jednotky v pevné řádové čárce pro obvody FPGA
Kalocsányi, Vít ; Fujcik, Lukáš (oponent) ; Dvořák, Vojtěch (vedoucí práce)
Tato práce se zabývá návrhem aritmetické jednotky pro práci s čísly v pevné řádové čárce pro obvody FPGA a jejím modelem v Matlabu. V práci je představena reprezentace čísel v digitálních obvodech a základní i vybrané doplňující aritmetické operace s čísly v pevné řádové čárce. Dále je navrhnut model aritmetické jednotky v Matlabu, je popsána realizace této jednotky v jazyce VHDL a provedena její implementace do obvodu FPGA. Na závěr je ukázán konkrétní příklad využití navrhnutého modelu aritmetické jednotky pro simulaci složitých systémů v prostředí Simulink.
Prostředí pro návrh digitálních obvodů s využitím vlastního jazyka typu HLS
Pastušek, Václav ; Dvořák, Vojtěch (oponent) ; Fujcik, Lukáš (vedoucí práce)
V dnešní době existuje spoustu různých vysokoúrovňových syntéz pro popis digitálních obvodů. Ty nejznámější pak generují VHDL kód z programovacích jazyků jako jsou např.: ANSI C, C++, SystemC, SystemVerilog a MATLAB. Ale ne každý se ztotožní s programováním toho typu, proto je občas dobré přejít na vyšší úroveň abstrakce, kdy se schová vnitřní část komponentů, a pak se dané komponenty volají se vstupy a výstupy. Tato práce se zabývá problematikou návrhu HLS, návrhem vstupního pseudokódu, pseudoknihoven, překladače vytvořeném v jazyce Python, jeho moduly a praktickým použitím.
Ray tracer for radiation analysis of electronic components
Klement, Matej ; Fujcik, Lukáš (oponent) ; Bohrn, Marek (vedoucí práce)
This thesis describes the methods of radiation analysis. It explains methods for calculating incident ionizing and non-ionizing radiation inside a shielding box. The methods are derived from active ESA standards for space engineering. Two MATLAB scripts and a stand-alone program were created based on these methods. One of the aims of this thesis was to compare the calculation methods based on their results and calculation principles. The main goal was to create a stand-alone program, which can be used as a useful tool for a special electronic circuit design engineer. This program can be used for calculating radiation inside a shielding geometry, discovering weak spots of the geometry, or showing ideal spots for the placement of a sensitive component.
Návrh vývojového kitu s obvodem FPGA
Zach, Petr ; Levek, Vladimír (oponent) ; Fujcik, Lukáš (vedoucí práce)
Tato bakalářská práce se zabývá návrhem vývojového kitu s FPGA obvodem pro vývoj a implementaci logických obvodů. První kapitola popisuje různé typy programovatelných logických obvodů a srovnává jejich výhody a nevýhody. Také popisuje nejznámější způsoby konfigurace programovatelných logických obvodů a porovnává je mezi sebou. Druhá kapitola podrobně rozebírá architekturu Xilinx FPGA obvodu 7. řady. Třetí kapitola popisuje návrh vývojového kitu a programovacího zařízení. Také jsou zde shrnuty dostupné prostředky použitého FPGA obvodu, podrobně rozebrány periferie, které se na vývojovém kitu nachází a porovnání s vývojovými kity dostupnými na trhu. Poslední kapitola nastiňuje problematiku výroby prototypu vývojového kitu a jeho testování.
Vysokoúrovňová syntéza číslicových obvodů v oblasti síťových aplikací popsaných v jazyce P4
Panák, Petr ; Šťáva, Martin (oponent) ; Fujcik, Lukáš (vedoucí práce)
Vysokoúrovňová syntéza se stala přívětivou metodou pro návrh digitálních obvodů. Její výhodou, oproti návrhu na behaviorální úrovni, je vyšší míra abstrakce a rychlejší verifikace. To zaručuje rychlejší návrh, jenž snižuje náklady na vývoj. Tato bakalářská práce se zabývá návrhem akcí, externích bloků a přístupu rozhraní MI32. Jednotlivé komponenty návrhu jsou popsány pomocí programovacího jazyka C/C++ a syntetizován kompilátorem Intel HLS.

Národní úložiště šedé literatury : Nalezeno 71 záznamů.   1 - 10dalšíkonec  přejít na záznam:
Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.